مكتبات مكتوبة بلغة SystemVerilog

opentitan

OpenTitan: المصدر المفتوح جذر السيليكون للثقة.
  • 1.9k
  • Apache License 2.0

cva6

CORE-V CVA6 عبارة عن وحدة معالجة مركزية RISC-V من فئة التطبيقات ذات 6 مراحل قادرة على تشغيل Linux.
  • 1.8k
  • GNU General Public License v3.0

ibex

Ibex هو نواة RISC-V CPU صغيرة 32 بت ، كانت تُعرف سابقًا باسم zero-riscy..
  • 1.0k
  • Apache License 2.0

MinecraftHDL

تدفق تخليق فيريلوج لدارات ماين كرافت ريدستون.
  • 987

hdmi

إرسال الفيديو / الصوت عبر HDMI على FPGA.
  • 886
  • GNU General Public License v3.0

rsd

RSD: معالج Superscalar RISC-V خارج الترتيب.
  • 802
  • Apache License 2.0

swerv_eh1

دليل نوى RISC-V SweRV من Western Digital.
  • 784
  • Apache License 2.0

cv32e40p

CV32E40P عبارة عن وحدة معالجة مركزية RISC-V RV32IMFCXpulp ذات 4 مراحل بالترتيب تعتمد على RI5CY من منصة PULP.
  • 739
  • GNU General Public License v3.0

axi

نظام AXI SystemVerilog وحدات IP القابلة للتركيب والبنية التحتية للتحقق من أجل اتصال عالي الأداء على الرقاقة.
  • 737
  • GNU General Public License v3.0

Cores-VeeR-EH1

VeeR EH1 الأساسية.
  • 704
  • Apache License 2.0

scr1

SCR1 عبارة عن نواة RISC-V MCU عالية الجودة ومفتوحة المصدر في Verilog.
  • 672
  • GNU General Public License v3.0

lowrisc-chip

إعادة شراء الجذر لمشروع lowRISC وعروض FPGA..
  • 554
  • GNU General Public License v3.0

pcileech-fpga

تستخدم وحدات FPGA مع برنامج هجوم الوصول المباشر للذاكرة PCIL (DMA).
  • 426

projf-explore

يضفي Project F الحياة على FPGAs من خلال تصميمات مثيرة ومفتوحة المصدر يمكنك البناء عليها..
  • 423
  • MIT

black-parrot

نظام RISC-V متعدد النواة قادر على Linux من أجل العالم ومن جانبه.
  • 423
  • BSD 3-clause "New" or "Revised"

VeriGPU

GPU مفتوحة المصدر ، في Verilog ، تعتمد بشكل فضفاض على RISC-V ISA.
  • 389
  • MIT

pulpissimo

هذا هو مشروع المستوى الأعلى لمنصة PULPissimo. يقوم بإنشاء مثيل لنظام PULPissimo مفتوح المصدر مع مجال PULP SoC ، ولكن بدون مجموعة..
  • 305
  • GNU General Public License v3.0

cvfpu

وحدة النقطة العائمة البارامترية مع دعم تنسيقات وعمليات RISC-V القياسية بالإضافة إلى تنسيقات تحويل الدقة..
  • 288
  • Apache License 2.0

snitch

نظام RISC-V هزيل ولكنه يعني! (عن طريق منصة اللب).
  • 203
  • Apache License 2.0

Cores-VeeR-EL2

VeeR EL2 كور.
  • 182
  • Apache License 2.0

Coyote

يوفر إطار عمل تجريدات لنظام التشغيل ومجموعة من الشبكات المشتركة (RDMA و TCP / IP) وخدمات الذاكرة للأنظمة الأساسية الحديثة غير المتجانسة الشائعة. (بواسطة fpgasystems).
  • 124
  • MIT

eurorack-pmod

الأجهزة والأدوات اللازمة للبدء في توليف الصوت المستند إلى FPGA باستخدام أدوات مفتوحة المصدر..
  • 113
  • GNU General Public License v3.0

riscv-simple-sv

نواة RISC V بسيطة للتدريس.
  • 110
  • BSD 3-clause "New" or "Revised"

ravenoc

RaveNoC هو HDL NoC قابل للتكوين (شبكة على رقاقة) مناسب لـ MPSoCs وتطبيقات MP المختلفة.
  • 95
  • MIT

wav-lpddr-hw

أجهزة الواجهة المادية (PHY) Wavious DDR (WDDR).
  • 79
  • Apache License 2.0

fpga-tamagotchi

تاماغوتشي P1 للجيب التناظري و MiSTer.
  • 73
  • MIT

analogue-pocket-utils

جمع الملكية الفكرية والمعلومات حول كيفية تطوير OpenFPGA و Analogue Pocket.
  • 71
  • MIT

BrianHG-DDR3-Controller

وحدة تحكم DDR3 v1.60 ، و 16 منفذ قراءة / كتابة ، وعرض قابل للتكوين ، وأولوية ، وحجم الاندفاع التلقائي ، وذاكرة التخزين المؤقت على كل منفذ. متحكم الفيديو متعدد النوافذ VGA / HDMI مع طبقات ألفا مخلوطة. تم تضمين المستندات و TB..
  • 50

davos

نظام تشغيل المسرع الموزع.
  • 49

S32X_MiSTer

تطبيق Sega 32X لـ MiSTer.
  • 44